基础电子中的保证采样时钟具有低的相位噪声
保证采样时钟具有低的相位噪声,当在你的微处理器或数字信号处理器中不能使用晶体振荡器电路作为采样时钟源。在晶体振荡器电路中尽可能不使用逻辑门电路。晶体振荡器通常是用逻辑门过激励晶体构 成的,这不仅对长期稳定性没有好处,而且会引入比一个简单的晶体管振荡器还坏的相位噪声 。另外来自处理器的数字噪声,或者从集成封装的其它门电路来的数字噪声(假设逻辑门用作振荡器)将作为相位噪声出现在振荡器输出端。 在理想情况下,可使用一只晶体管或场效应管作为晶体振荡器和具有一个逻辑门的缓冲器。这个逻辑门和振荡器本身具有去耦极好的电源。集成封装的门电路将不被采用,因为来自那里的逻辑噪声将对信号相位调制(它们可以用在
推荐下载
-
基础电子中的电子镇流器概述
荧光灯采用高频电源,就意味着开关电源将有巨大的市场。从20世纪80年代中期以来的美国统计数字中可以看出,不同类型的荧光灯销售总量每年达到了300万只,因此也就需要同等数量的镇流器。 从1938年到
25 2020-11-17 -
一种改进的相位噪声抑制方法
随着卫星数传容量急剧增加,高阶调制解调方式在实际中被广泛采用,卫星通信系统的性能有了更高的要求。针对这一现状,给出一种基于最小均方根的相位噪声抑制算法,能够通过对相位噪声的抑制来有效地提高高阶调制解调
9 2021-02-01 -
针对无线宽带相位噪声的测试方案
无线通信产业正在通过增加调制复杂度和调制带宽向着更高的射频(RF)频率和数据率的方向发展。这些宽带无线系统必须要有可靠的测量技术作为支持。使用频谱分析仪和相位噪声测量软件可以很好地检验本振的抖动性能。
18 2020-08-21 -
相位噪声对接收机性能的影响
定性的分析了本振相位噪声对接收性能的影响!
17 2019-09-06 -
相位噪声对频率步进雷达的影响仿真
本文采用ADS和Matlab工具,对毫米波频率步进雷达系统进行建模和性能评价。着重分析了频率源重点参数之一的相位噪声对雷达系统一维距离成像的影响。
16 2020-08-30 -
用频谱仪测量相位噪声的方法
介绍怎么用频谱仪测量相位噪声的方法。由于工作原因,之前一直不会测试。这篇测试方法还不错。
31 2019-07-07 -
相位噪声抖动的概念及其估算方法
主要描述相噪及jitter的概念及其估算方法,并讲叙布置PCB时应如何降低相噪抖动
31 2019-07-07 -
具有定时功能的数字时钟
LabVIEW编程实现,能显示当前时间的年月日时分秒,带有定时功能报警功能,运行时按Esc键退出。
46 2019-01-16 -
噪声对策的基础噪声滤波器的原理
我们向大家说明了数字信号中的高频成分是影响数字设备性能的主要原因,容易形成噪声。 因此,如果使用低通滤波器,就可以让低频信号通过,阻止高频信号,从而去除噪声。
14 2020-10-28 -
FPGA之时钟相位的理解.rar
FPGA之时钟相位的理解.rar
16 2020-07-29
用户评论