保证采样时钟具有低的相位噪声,当在你的微处理器或数字信号处理器中不能使用晶体振荡器电路作为采样时钟源。在晶体振荡器电路中尽可能不使用逻辑门电路。晶体振荡器通常是用逻辑门过激励晶体构 成的,这不仅对长期稳定性没有好处,而且会引入比一个简单的晶体管振荡器还坏的相位噪声 。另外来自处理器的数字噪声,或者从集成封装的其它门电路来的数字噪声(假设逻辑门用作振荡器)将作为相位噪声出现在振荡器输出端。 在理想情况下,可使用一只晶体管或场效应管作为晶体振荡器和具有一个逻辑门的缓冲器。这个逻辑门和振荡器本身具有去耦极好的电源。集成封装的门电路将不被采用,因为来自那里的逻辑噪声将对信号相位调制(它们可以用在