摘要: 阐述了雷达中频正交采样的原理, 研究了使用 System Generator实现数字下变频的一种自顶向下的新型设计方法。在 Simulink中进行了功能仿真验证, 生成了 HDL代码, 并在
中频数字接收机常通过数字下变频技术降低采样数据率,减轻后续信号处理的压力。数字下变频器有多种芯片可供选择,如Harris公司和Gray-Chip公司的产品。然而这些器件无法满足雷达对抗侦察数字接收机高
摘要:GC4016是Craychip公司生产的一种高性能、多通道数字下变频器。文中介绍了GC4016的主要特点和性能,给出了GC4016在软件无线电中的应用方法,同时给出了基于GC4016的数据采集卡
数字信号处理在FPGA中的实现源码,测过部分源码,亲测可用
数字滤波器在FPGA中的实现FPGAFPGAFPGA!"#$%&'(#$)*%&'()*+,-"./!012345"6789:=====π(=)==N=8ωωππα<α=;α=
用verilog的for循环实现了0-99999之间数据的BCD译码,方便FPGA中AD采集和串口通讯间等数据传输,一个时钟大概就可以实现一次译码。已经在8路16位的AD采集的FPGA程序中测试运行,
RF Engines公司的ChannelCore64使设计者能够用一个可对FPGA编程的IP核来替代多达16个DDC(直接下变频器)ASIC,可显著减少PCB面积,降低功耗而且增加灵活性。和原来的方法
中频数字接收机常通过数字下变频技术降低采样数据率,减轻后续信号处理的压力。数字下变频器有多种芯片可供选择,如Harris公司Gray-Chip公司的产品。然而这些器件无法满足雷达对抗侦察
介绍了一种基于多级滤波器结构、带宽可变的数字下变频设计。通过对数字下变频结构原理的说明和Matlab仿真验证,得到不同带宽下的FIR滤波器系数组;进一步通过Xilinx的FPGA芯片实现了整个数字下变
针对数字下变频中低通抽取滤波器通带失真大、资源消耗严重等问题,采用锐化技术和二阶多项式插值补偿滤波器设计了基于Simulink的数字下变频系统,并利用Simulink构建系统模型。仿真结果表明,该系统