随着数百万门级的现场可编程门阵列FPGA( Field Programmable Gate Array )芯片、功能复杂的IP核和可重构的嵌入式处理器软核的出现,SOPC( system on a p
绍基于FPGA嵌入式系统的多通道高速数据采集模块控制器的IP核设计。采用TI公司的6通道同步采集A/D转换器件(ADS8364),针对该器件使用硬件描述语言设计IP核,实现对采集数据的处理,同时设计了
1 Xilinx库设置 2、功能仿真
为实现线性调频信号的数字脉冲压缩,设计一个FPGA硬件平台,并着重提出一种基于FPGA IP核的脉冲压缩设计方法。针对脉冲压缩进行了理论分析和Matlab仿真,设计完成后对系统软、硬件进行了全面测试,
本文主要介绍了一种利用FPGA IP核设计线性调频信号脉冲压缩的方法,通过各种仿真与实际测试表明脉冲压缩结果正确。这种基于IP核的模块化设计方法非常灵活,参数的设置和修改方便,大大缩减了设计的开发周期
以Virtex4FX60型FPGA为例,提出了一种应用FPGA内部IP核,通过TCP/IP网络对FPGA远程进行动态配置的IRL系统结构,并给出了此系统的硬件电路以及关键模块的设计方法。该设计具有
基于FPGA的RS232异步串行口IP核设计,可供学习研究使用,非常实用
本文在分析了MC805lIP Core的结构原理,设计层次,内核各组成模块及参数设置的基础上,详细论述了MC8051 IP核的FPGA实现与应用的实际设计步骤。
基于FPGAIP软核的PCI接口的设计,何博,汪国有,IP(intellectualproperty)技术是IC设计发展到SOC时代的必然选择,使用IP软核能在设计中节省大量人力,提高设计效率。本文以
Xilinx系列FPGA芯片IP核详解 [刘东华编著],高清书签