在大容量高速采集系统项目的开发过程中,FPGA作为可编程逻辑器件,设计灵活、可操作性强,是高速数字电路设计的核心器件。由于FPGA内嵌存储器的容量有限,通常不能够满足实际设计电路的需求,需要外接SRA
FPGA控制单元采用A1tera公司CycloneII系列的EP2C5F256C6,主要由4个部分组成——主控模块、CMOS传感器接口、RAM控制器以及EZ—USB接口控制器。传感器接口负责完成SCC
基于FPGA的高速计数器设计,pdf格式
高速大容量固态存储系统中的缓存机制研究,陈香兰,周学海,针对高速大容量固态存储系统的存取速率过慢的问题,目前常用的技术主要有缓存和并行读写技术。然而,目前在大多数应用和研究中,
通过ANSYS对大容量箕斗进行应力分析,得到了箕斗强度与箕斗断面截面积、箕斗斗箱板厚、加强肋截面积及加强肋间距的关系,确定了影响箕斗强度因素的主次关系,得出了大容量箕斗斗箱的最优结构参数。
0 引言 信息技术的发展,特别是各种数字处理器件处理速度的提高,实时处理大量的数据已经成为现实。但是,在一些恶劣环境和数据无法进行实时传输的情况下,还必须用到存储测试的方法。存储测试是指在对被测对
用VHDL描述的基于USB的大容量FIFO
针对信号处理数据量大、实时性要求高的特点,从实际应用出发,设计了以双DSP+FPGA为核心的并行信号处理模块。为了满足不同的信号处理任务需求,FPGA可以灵活地选择与不同的DSP组成不同的信号处理结构
本文利用32位DSP-TMS320F2812自身 的增强型SPI接口,结合性价比高的串行接口Flash,高效地实现了对系统存储容量的扩展。
设计了以FPGA器件XC5VLX50为核心处理芯片的高速数据采集存储系统