module DDS(clk,rst_n,en,fword,pword,da_data); input clk; input rst_n; input en; input [31:0]fword; i
FPGA_产生频率相位可调的波形,可切换正弦和方波----------------------------------------------------------
电子设计竞赛的信号源模块,keil源码,需要的可以下哟
用VHDL编写的 正弦波DDS线调频信号发生器(FPGA)。其中,rom为1/4周期波形,波形起始、终止频率在K_con.vhd模块中的f1、f2常数。步进不仅频率控制字在判断clk上升沿下一行所加的
DDS信号发生器,可以产生纯正的正弦波,输出频率并连续可调的正弦波。
双路,幅值相位频率占空比可调 -------------------------------------------
比较完整的程序,也有每个程序的时序仿真,结果基本上出来了。
AD9833DDS函数信号发生器方波正弦波三角波
采用基于 DSP 代码和 IP 核的 ROM 模块存储波形,实现了基于 FPGA 的正弦波信号输出和波形仿真。
DDS信号发生器的DDS实现与软件设计硕士论文,收集的资料,写的还不错