PCB技术中的端接的仿真分析

hdongzhang 17 0 PDF 2020-11-18 00:11:17

如图1所示为一个点对点网络,元件U1和U2通过特性阻抗50Ω、时延为Ins的传输线相连。U1的输出缓冲器高电平输出阻抗为6Ω,低电平输出阻抗为4Ω,上升、下降边沿速率均为300 ps,输出幅度为0~5V、频率为100 MHz、占空比为50%的信号。HyperlynxLineSim电路原理图如图2所示。 图2 Hyperlynx LineSim电路原理图 下面通过仿真来观察一下各种端接方式的效果。对此电路实施端接是必须的,如图3所示为未进行端接时的驱动端和接收端电压波形,信号过冲、振铃很厉害,在半个周期内无法到达稳定状态。 图3 电路未加端接时的驱动端和接收端电压波形

用户评论
请输入评论内容
评分:
暂无评论