摘要:从整个应用系统的角度,理解和分析PLD内部锁相环;在此基础上,深入剖析锁相环的相移结构,同时用这个技术解决系统设计难题。 关键词:PLD 内嵌锁相环 FIFO XBUS引言微电子技术的发展趋势是
CoolRunner-II的频率合成(CoolCLOCK)技术利用分频器模块和双沿触发器实现多种频率的组合输出,并且能够降低器件的功耗。由于时钟分频器模块的时钟输入只能在GCK2输入,因此CoolCL
一.查找表(Look-Up-Table)的原理与结构 采用这种结构的PLD芯片我们也可以称之为FPGA:如altera的ACEX,APEX系列,xilinx的Spartan,Virtex系列等。 查找
网络表是电路原理图设计与印刷电路板设计之间的一座桥梁,它是电路板自动布线的灵魂。网络表可以从电路原理图中获得,也可从印刷电路板中提取。 设计好电路原理图后,先进行电气规则检查(执行Too1/ERC
在许多比赛活动中,为了准确、公正、直观地判断出第一抢答者,通常设置一台抢答器,通过数显、灯光及音响等多种手段指示出第一抢答者 。同时,还可以设置计分、犯规及奖惩计录等多种功能。本设计的具体要求是:
Prote1 99 SE系统一共提供了7个设计环境(或称为设计系统),分别是原理图设计与编辑(Sch)、印刷电路板设计与编辑(PCB)、原理图元件库编辑器(SchLib)、印刷电路元件库编辑器(Pcb
1)元件库的装载 元件库的装载就是将设计中需要使用的元件所在的元件库从外存调入内存,以供设计中使用。其具体操作为:使用鼠标单击设计管理器中左端的Browse Sch选项卡,然后单击Add/Remo
SoC(系统级芯片)已成为超大规模集成电路设计的主流方法。它由于设计周期短,设计可重用性好,可靠性高等优点而被广泛应用。随着工艺和系统性能的不断提高, 对更复杂、更高速SoC的可测性设计提出了更高的要
准备工作: 1. 到 http://sourceforge.net/projects/cppunit/下载CppUnit测试框架的源代码 2. 解压文件,进入src文件夹,打开CppUnitL
Windows 程序在屏幕、打印机或其它设备上画图时,它并不是将像素直接输出到设备上,而是将图绘制到由设备描述表表示的逻辑意义上的"显示平面"上去。设备描述表(DC)是Window