一种全数字脉冲信号延迟转发系统
基于对脉冲信号的多路延迟转发的需求,本文介绍了一种基于软件无线电思想设计的全数字脉冲信号延迟转发系统。描述了系统架构,给出了以FPGA为核心处理器的系统框图,同时描述了信号处理流程及逻辑设计,其中包括数字上、下变频中的并行DDS和多相滤波,以及延迟模块的实现。完成了基于FPGA及高速A/D、D/A的系统实现,在Xilinx的Vivado开发环境下完成了逻辑设计。实测表明该系统能够正确产生多路延迟后的脉冲信号,具有系统结构简洁、参数设置灵活以及功能改进潜力大等优点。