一种低电压低功耗Rail to Rail CMOS运算放大器的设计 (2007年)

viganter 7 0 PDF 2021-05-22 09:05:18

基于2 μm CMOS工艺!设计实现了一种2.4 V低功耗带有恒跨导输入级的Rail-to-Rail CMOS运算放大器。采用尾电流溢出控制的互补差分输入级和对称56类推挽结构的输出级,实现了满电源幅度的输入输出和恒输入跨导;运用折叠共源共栅结构作为中间增益级,实现电流求和放大。整个电路在2.4 V的单电源供电下进行仿真,直流开环增益为76.5 dB,相位裕度为67.6,单位增益带宽为1.85 MHz。

用户评论
请输入评论内容
评分:
暂无评论