高速除法器设计及ASIC实现
为提高除法计算的速度,提出了新的基-16算法的高速除法器算法,并以专用集成电路设计方法实现。与MIPS处理器中使用的除法器相比,电路最大延迟减少了27%,计算所需时钟周期数减少了68%,速度性能改善了77%左右。给出了电路的其他性能指标。该电路适用于对运算速度要求非常高的场合。
用户评论
推荐下载
-
高速流水线浮点加法器的FPGA实现
多数FPGA不支持浮点运算,这使FPGA在数值计算、数据分析和信号处理等方面受到了限制,由于FPGA中关于浮点数的运算只能自行设计,因此,研究浮点加法运算的FPGA实现方法很有必要。
7 2020-08-23 -
ASIC设计书籍
WRITINGTESTBENCHESFunctionalVerificationofHDLModels
26 2020-05-23 -
ASIC设计流程
芯片ASIC基本设计流程,传统的ASIC设计流程:
32 2019-05-28 -
ASIC设计课件
ASIC设计课件
9 2022-11-19 -
asic设计教程
ASIC设计教程,VLSI设计,作者Michael J. S. Smith
22 2020-07-19 -
不恢复余数的无符号数阵列除法器
Unsigned number array divider without restoring remainder
43 2019-06-27 -
4位无符号二进制除法器
完美实现4位二进制除法操作编译无错误,运行完好
23 2019-05-06 -
除法器32位处以16位
除法器:32处以16位,fpga可综合,verilog代码
26 2019-04-29 -
北京科技大学计算机组成原理课程设计华莱士乘法器除法器协处理器实现
本篇文章介绍了北京科技大学计算机组成原理课程设计的Verilog代码实现以及流水线设计,详细讲述了华莱士乘法器、除法器、协处理器的实现过程。同时,我们还使用仿真技术进行了验证和调试,解决了异常情况下的
8 2023-05-02 -
开放式CPU设计实验程序运算器部件实验除法器
开放式CPU设计实验程序运算器部件实验:除法器所有程序均编译测试通过请放心下载
24 2019-07-07
暂无评论