Clifford E Cummings写的关于异步FIFO设计,内有Verilog HDL源码
介绍一种基于FPGA为控制核的随屏显示(OSD)技术,在视频信号上实现字符图像的叠加。该方案将被叠加的字符或图像数据保存在FPGA内部的ROM中,由内部逻辑控制电路产生点阵时序,控制视频通道切换开关,
FPGA可编程成逻辑器件设计OFDM。加扰,交织,循环前缀,fft,映射,等核心关键技术。内部附有源代码。
运用quartus的dds技术来实现ask、fsk、psk以及fm
基于FPGA的CPU设计。。利用EDA技术在一片芯片上形成CPU,不受硬件条件的控制,可根据实际要求定制合适的CPU。传统的CPU结构模式——冯诺依曼结构和哈佛结构正在受到巨大的挑战,CPU的设计技术
这是一个基于FPGA的秒表设计,有利于学习FPGA的入门,有兴趣的人可以看看
基于FPGA的时钟设计全局时钟门控时钟多逻辑时钟等
本人参与的手持式频谱分析仪项目采用的是中频数字化实现方式,可满足轻巧,可重配置和低功耗的需求。数字化中频的关键部件数字下变频器DDC采用的是Intersil公司的ISL5216,这个器件和高性能FPG
基于FPGA的FFT处理器设计,FPGA的出现使人们在FFT的实现方面又多了一种选择。FPGA同时具有软件编程的灵活性和ASIC电路的快速性等优点。
基于FPGA的SPI设计 接口技术作业,verilog代码