搜集到的verilog制作的FIR滤波器,可以用来参考学习
fir滤波器,用verilog语言描述,是一个抽取滤波器
FIR带通滤波器的M文件源代码,系数通过MATLAB的工具箱设计得到。
此程序是利用matlab编写,结合barrtlet滤波器,实现FIR数字滤波的一个程序。
由于本实验涉及到FIR滤波器,所以首先需要生成信号源。信号源至少包含两种不同频率的信号,且这信号频率的差距尽可能大,以便滤波器能够很好的滤除其中一种或几种,从而验证滤波器的实用性和可靠性。详见压缩包
基于FPGA的FIR滤波器的verilog代码,供参考,可以据此编写自己的FIR具体实现。
本程序是分布式算法实现FIR滤波器的VHDL实现部分,与本程序对应的matlab仿真见“FIR滤波器的matlab仿真”程序,说明文档见“FIR滤波器的matlab仿真与VHDL实现”
FIR滤波器设计,包括窗函数、滤波器类型设计等,是数字信号处理的很好资源
在altera CycloneII的EP2C8的FPGA下 基于IP核的FIR滤波器设计,该设计为低通滤波器,截止频率为50KHz
基于quartus2,用variog语言编写的fir滤波器。