不是本人的,是期刊摘录 使用V HDL 语言来设计数字频率计, 给出了原理图和仿真图形, 所设计的电路通过硬件仿真, 下 载到目标器件上运行, 能够满足测量频率的要求, 具有理论与实践意义, 实现了电
Vorilog语言编写的数字频率计测频部分的代码,本人毕业设计测频部分实用代码,绝对有效。系统的时钟频率为100M,包含50M的自检信号。
个人的电子综合设计实验,实现了基于FPGA的任意波形发生器&数字频率计。个人作品,使用时别忘了改了大名。做好用Word2007打开,其他会影响排版。
名校的cordic fpga设计教程,利用coridc实现各类超越方程的原理,以及硬件就加速实现的方法
基于DSP的数字频率计设计,随着微电子技术和计算机技术的飞速发展,各种电子测量仪器在原理、功能、精度及自动化水平等方面都发生了巨大的变化,特别是DSP技术诞生以后,电子测量技术更是迈进了一个全新的时代
基于VHDL的数字频率计设计,希望这个文档对大家有所帮助。
采用TMS320F2812 DSP芯片为控制单元,在无需任何门控器件控制的情况下,利用DSP 2812丰富的软件资源实现了等精度测量。根据每个门闸时间内高频标准脉冲的个数与已知被测信号的个数,求得被测
基于VHDL语言编写的直接式数字频率计,简单直接,适于初学者学习使用。
基于CPLD的数字频率计,可以测量精度比较高的信号频率
对一些常用的数字信号概念进行了梳理,包括了离散数字频率的概念与定义