嵌入式系统/ARM技术中的一种嵌入式高性能比较器

DOU_SHA_BAO 15 0 PDF 2020-11-10 18:11:14

摘要:针对一款嵌入式10位逐次逼近型A/D转换器,我们设计出一种低功耗高精度的比较器。该比较器采用多级结构,其中前三级是带有正反馈的差分放大器,而后三级则是简单的反相器。此外,我们在电路中引入输入失调校准和输出失调校准的混合技术,以及实现自清零的电路技术。该比较器还采用SMIC 0.25μm CMOS工艺模型,在2.5V电源电压下,我们使用HSPICE仿真的结果表明:其比较精度可达到0.2 mV、速度为20MHz,而功耗仅为8μW。 1 引言 按一般原理,比较器将输入信号进行比较,得到数字逻辑部分能够识别的数字信号[1]。 它是A/D 转换器的核心单元,其精度、速度等指标直接影响整

用户评论
请输入评论内容
评分:
暂无评论