高性能 RS 码编译研究及 FPGA 实现
关于卷积编码的译码操作,主要介绍Viterbi译码算法的研究与实现。
本文详细介绍了信道编码中使用较多的循环码,BCH码和RS码的基本概念,同时对RS码的编译码算法进行了计算机模拟仿真。把著名的RS码迭代译码算法进行了一定的修改,使其具有很多的重复和递归结构,然后用基于
MATLAB实现卷积码编译码。包含viterbi仿真还有一些编码以及译码的基本知识。
极化码的译码算法研究及实现
文献在详细分析了Rs码原理与性质的基础上,详尽地推导了Rs码的编译码过程,并通过实例说明其具体应用
极化码的编译码仿真程序,利用sc译码,性能很好,可以下载使用
格雷码与二进制码的互换—算法与硬件实现 采用软件及硬件Verilog的两种方法转换,有兴趣可以了解一下
我国数字电视地面广播中LDPC码译码算法研究,解飞,,LDPC码(低密度奇偶校验码)是近几年来信道编码领域最令人瞩目的研究热点,它的理论极限性能甚至优于turbo码,更接近香农限。我国数��
ldpc的和积译码算法,是对照IterativeErrorCorrection那本书上编写的,解释比较少,代码不长,应该不难理解