使用Verilog实现红外图像的高斯滤波模块
红外图像高斯滤波模块在Altera Cyclone平台上的Verilog实现方法。该模块可处理分辨率为320*240的图像,并可以将行像素增加到400。高斯滤波主要采用离散化窗口滑窗卷积实现,使用高斯核进行卷积。常用的高斯模板形式为1 2 1 和1/16 * 2 4 2 1。本文还介绍了高斯滤波的另一种实现方法——傅里叶变化,但推荐使用基于离散化窗口滑窗卷积的方法。
红外图像高斯滤波模块在Altera Cyclone平台上的Verilog实现方法。该模块可处理分辨率为320*240的图像,并可以将行像素增加到400。高斯滤波主要采用离散化窗口滑窗卷积实现,使用高斯核进行卷积。常用的高斯模板形式为1 2 1 和1/16 * 2 4 2 1。本文还介绍了高斯滤波的另一种实现方法——傅里叶变化,但推荐使用基于离散化窗口滑窗卷积的方法。