Ta上传的资源 (0)

该文介绍Altera Cyclone平台PLL核的特性,包括支持的功能和设备家族相关的差异,以及通过Avalon Memory-Mapped寄存器或SOPC Builder系统模块的顶层信号访问状态和控制信号的方法。特别提到,在Stratix III和Stratix IV设备家族中支持动态相位重构。

MCP3425是一款高精度、差分输入的A/D转换器,采用SOT-23-6封装,最高分辨率可达16位。器件可以通过2线I2C串行接口进行配置,并支持每秒15、60或240次采样。此外,MCP3425还具有片内可编程增益放大器(PGA),可以选择不同的PGA增益来提高转换精度。器件适用于各种高精度模数数

本文介绍基于Qys和LPDDR2 SDRAM Controller、Avalon-MM Pipeline Bridge slave接口的DDR2读写模块verilog。详细讲解了verilog语言的实现,包括相关的模块设计和代码编写。同时提供了性能测试和评估结果,以及实际应用场景。欢迎阅读和学习。

红外图像高斯滤波模块在Altera Cyclone平台上的Verilog实现方法。该模块可处理分辨率为320*240的图像,并可以将行像素增加到400。高斯滤波主要采用离散化窗口滑窗卷积实现,使用高斯核进行卷积。常用的高斯模板形式为1 2 1 和1/16 * 2 4 2 1。本文还介绍了高斯滤波的另

如何使用Verilog语言实现PICO640红外探测器配置模块,包括模块的输入输出、逻辑实现、测试方法以及仿真结果展示等方面内容。在实现过程中,我们参考了PICO640红外探测器的数据手册,并针对具体需求做出了相应的优化和改进。通过本文的学习,读者可以更好地理解和掌握Verilog语言的基本知识和应

瑟尔发电机SEG和IGV是瑟尔效应的产物,利用了瑟尔效应中的自旋场原理。SEG是一个由三个同心圆环组成的装置,每个环上有不同的材料,可以产生强烈的自旋场。IGV是一个反重力飞行器,其工作原理与SEG类似。IGV的外形呈碟状,可以制造成任何尺寸,其速度也可以高达一万九千公里。瑟尔的技术对于未来的能源和

PL和PS的高效交互是zynq7000soc开发的重中之重我们常常需要将PL端的大量数据实时送到PS端处理或者将PS端处理结果实时送到PL端处理常规我们会想到使用DMA的方式来进行但是各种协议非常麻烦灵活性也比较差本节课程讲解如何直接通过AXI总线来读写PS端ddr的数据这里面涉及到AXI4协议vi

一概述通过FPGA实现AM信号的产生与解调.要求是通过VIO控制载波频率调制信号频率调制深度可调然后通过ILA观察AM信号和解调后的信号.载波信号的频率要求是1M10M调制信号的频率要求是1K10K调制深度从0到1步进0.1.VIO与ILA只能通过硬件板卡实现.二平台软件Vivado2017.4硬件

VC++仓库管理,很简单的一个小例子,仅供初学都参考!