对于卷积码的解码方法中,Viterbi译码算法是被应用的最广泛的译码算法。是一种最大似然译码算法(MLD,Maximu LikelihoodDecoding)。它接收输人的信息序列后,寻找任何可能
Viterbi算法是一种最大似然译码算法。在码的约束度较小时,它比其它概率译码算法效率更高、速度更快,译码器的硬件结构比较简单。随着可编程逻辑技术的不断发展,其高密度、低功耗、使用灵活、设计快速、成本
Design and Implementation of Viterbi Decoder Based on FPGA
摘 要:分析了新一代通信系统的发展对Viterbi译码器速率提出了更高的要求,通过优化Viterbi译码器结构,在XilinxVirtexIIPFGA上实现了速率30Mb/s以上的256状态Viter
802.11wlan的viterbi译码器dsp代码
卷积编码及维特比译码-卷积编码及维特比译码.rar
卷积编码及维特比译码相关文献
1.bmp
关于卷积码的编码和译码程序,采用matlab编写,译码器采用viterbi算法,亲自测试后可以使用
卷积码的编译码,信道为AWGN信道,BPSK调制,码率为1/2,译码为viterbi硬判决,并画出了BER的曲线
卷积码即维特比译码,卷积码编译码算法研究与实现
AWGN信道下极化码的编解码MATLAB程序,有需要自取,主要是译码方面