8位无Cache的5段流水CPU

h27697 25 0 ZIP 2019-09-22 23:09:47

参考《16位5级流水无cache实验CPU课程设计实验要求》文档及其VHDL代码,在理解其思想和方法的基础上,将其改造成8位的5级流水无cache的实验CPU,包括对指令系统、数据通路、各流水段模块、内存模块等方面的改造。利用VHDL语言编程实现,并在TEC-CA平台上进行仿真测试。为方便起见,后续16位5级流水无cache实验CPU简记为ExpCPU-16,而8位的则记为ExpCPU-8。对于内存模块的改造,可以采用两种方式:(1)利用TEC-CA平台上的16位RAM来存放8位的指令;(2)不用该16位的内存模块,独立设计一块8位的RAM。时间允许的情况下,进行一些额外的、探索性的改造。例如,此5段流水模块之间,并没有明显地加上流水寄存器,可以考虑在不同

用户评论
请输入评论内容
评分:
暂无评论