VHDL实现的数字频率计,带QUARTUS工程文件,仿真通过,另外可以测试脉宽和占空比
本设计使用VHDL语言写的,并在QuartusII 12.0上进行了仿真实验,并在A-C5FB开发板上进行验证。
通过计算单位时间内脉冲信号的个
网上找的完整毕业设计,基于FPGA的等精度频率计
用multisim仿真数字频率计,高等教育课程设计中常会用到!
利用VHDL语言编写的数字频率计,可测量1-99.9999MHz的外部频率,经过测试,可用。(链接时要注意信号的干扰问题)。
数字频率计是一种基本的测量仪器。它被广泛应用与航天、电子、测控等领域。它的基本测量原理是,首先让被测信号与标准信号一起通过一个闸门,然后用计数器计数信号脉冲的个数,把标准时间内的计数的结果,用锁存器锁
我们学的单片机课程主要学的是80C51单片机,在这次课程设计中我们使AT89C51单片机。这让我对于这两个单片机的相同和不同有了更多的了解。同时在找资料的过程中学到了许多单片机课本上没有讲到的知识。我
基于QuartusII6.1(32-Bit)设计VHDL语言数字频率计综合设计(结合数码管显示)
包含多篇关于设计数字频率计的文档,以及数字频率计的相关介绍,还有数字频率计的相关VHDL代码等。