LDPC码译码算法的C语言FPGA编程实现
结合低密度奇偶校验码(LDPC)的译码算法和最新的现场可编程门阵列(FPGA)技术,提出了一种对低密度 奇偶校验码的最小和算法(MSA)进行C 语言现场可编程门阵列编程实现的新方案。基于Xilinx 公司的Virtex2 系列芯片 XC2V2000,设计实现了一种码长为250,码率为0.5 的(3,6)低密度奇偶校验码译码器,并给出了寄存器传输级(RTL)协同 仿真系统结构,证实了低密度奇偶校验码具有良好的纠错性能,为软件工程师开发基于现场可编程门阵列的嵌入式系统提供 了新的思路。
用户评论
推荐下载
-
基于FPGA的Turbo码译码器设计与实现
对Turbo码的Log-MAP译码算法进行了研究,引入滑动窗技术对Log-MAP译码算法进行了优化,并设计了适合硬件实现的流水线结构的译码器。结合3G标准规定的数据速率,对译码器和交织器进行硬件电路的
10 2020-06-10 -
RS编译码的FPGA实现
RS 编译代码的 FPGA 实现
36 2019-06-21 -
论文研究LDPC码在LTEAdvanced中的应用及编译码算法研究.pdf
通过分析LTE-Advanced系统中LDPC码的校验矩阵构造方法,找到了与LTE兼容的低码率扩展方法,针对该扩展方法提出了两种优化的编码算法,并在MATLAB平台的仿真测试环境下,通过最小和译码算法
19 2020-06-10 -
一种基于改进线性规划的LDPC码混合译码算法
与基于消息迭代的置信传播译码相比,线性规划(linear programming,LP)译码分析有限长LDPC码性能更为有效。然而,传统LP译码算法运算量非常大,不利于系统实现。本文结合LDPC码校验
5 2021-02-27 -
卷积码的viterbi维特比译码算法的FPGA实现而且附带源代码
2,1,7卷积码的viterbi译码算法的FPGA实现,内容详细,而且附带源代码
34 2020-05-17 -
卷积码的译码算法维特比译码
该资料描述了卷积码的译码算法,特别是对维特比译码有较详尽的讲解。同时也有相关例题分析和卷积码性能分析。对于初学者来说很有参考价值。
14 2020-06-13 -
基于FPGA的高速LDPC码编码器的设计与实现
非常透彻的解释了LDPC编码原理和如何在FPGA下
21 2019-01-12 -
简化的极化码译码算法
极化码是目前唯一可以从数学角度证明达到香农极限的纠错编码技术。但是传统的译码算法、连续删除(SC)译码和连续删除列表(SCL)译码算法复杂度较高,使得译码过程有较大译码延时。经过研究译码算法的原理和特
12 2020-10-28 -
卷积码的译码算法
卷积码的译码,采用维特比算法,采用c++实现。
30 2019-09-23 -
Raptor码的译码算法的改进算法
喷泉码是一类重要的纠删码,特别是Raptor码,由于其非固定码率、逼近信道容量、可以有效纠删等方面的内在特点,非常适合作为应用层FEC而使用到各类系统中。
25 2020-01-21
暂无评论