VHDL数字钟设计源码
采用VHDL语言模块化设计方法,附gdf格式顶层图与COUNT时钟计数主模块接线图。 (一)技术要求: 1.十二进制数字钟,能显示时、分、秒,并可进行时和分的快速校正,秒的清零。 2.有整点报时功能,从59分56秒开始,每秒报时一次,直到00分00秒为整点报时。整点报时的频率与其他几响不同。 3.数码显示部分采用动态扫描显示法,能指示时钟驱动信号频率 LIGHT[0],要求计数器模块异步清零。 (二)模块划分: COUNT计数器模块(十二进制CDU12、十进制CDU10、六进制CDU6),七段显示译码器模块BCD7,多路选择器模块SUMX19S4,显示位译码控制模块SEG_CON (三)器件型
推荐下载
-
数字钟电路设计
(1)用555定时器设计一个秒钟脉冲发生器,输入1HZ的时钟。(2)能显示时、分、秒,24小时制。(3)设计晶体震荡电路来输入时钟脉冲。(4)用同步十进制集成计数器74LS90设计一个分秒计数器
25 2020-03-14 -
基于FPGA数字钟设计
基于FPGA的数字钟设计,运用Quartus2平台的完整工程文件。
32 2019-09-19 -
简易数字钟EDA设计
本实验要求在QuartusII开发系统中用可编程逻辑器件完成简易数字钟的EDA设计。掌握较为复杂逻辑电路的设计方法,包括十进制、六进制、二十四进制计数器的设计方法。并学习在QuartusII环境下采用
33 2019-09-03 -
EDA设计报告数字钟
数字钟学习的目的是掌握各类计数器及它们相连的设计方法;掌握多个数码管显示的原理与方法;掌握FPGA技术的层次化设计方法;掌握用VHDL语言的设计思想以及整个数字系统的设计。此数字钟具有时,分,秒计数显
31 2019-09-03 -
maxplus设计的数字钟
这是由maxplu设计的一个基本数字钟,可以实现基本的计时功能!
18 2019-01-15 -
多功能数字钟设计
1.能进行正常的时、分、秒计时功能,分别由6只数码管显示24小时、60分、60秒;2、按下FPGA上的“清零”键,时、分、秒能从00:00:00开始计时;3、利用FPGA上的扬声器实现整点报时功能,当
38 2019-10-19 -
数字钟程序设计
简易数字钟的设计通过使用特定的编译选项,c代码转换和编译器的特性;可以使用户的c代码执行速率达到最高。在编写代码时,一点更要考率数据类型的大小,可以通过编译器的优化选项来对程序经行优化,
18 2020-01-09 -
eda实现数字钟设计
eda数字钟讲述了使用verilog编程实现数字时钟的办法,文件夹内包含代码。
11 2020-07-19 -
ewb设计简易数字钟
基于ewb版的简易数字钟设计,基本数字钟,闹钟,整点报时,秒表,校准,星期,功能切换
125 2018-12-26 -
数字钟的设计论文
数字钟的设计论文
19 2019-01-09
用户评论