多档位数字频率计设计报告
本报告详细论述了基于FPGA(Xilinx)的多档位数字频率计设计。采用 Verilog硬件描述语言,对各个单元电路及总体电路进行了细致的设计和仿真。 分频电路结构紧凑,在一个阶段的计数过程中产生所需的各个时钟信号,大大节省了系统资源。 门控电路,采用6位的十进制计数器,包含计数使能、清零、溢出标志等,并通过锁存器将固定的值送往数码管显示电路。 显示电路,采用数码管动态扫描方式。通过对档位以及所显值大小的判断,产生小数点控制信号和消隐信号,并通过动态扫描和数值一起送入对应的数码管。 系统运行良好,测量精度较高,并能够对错误的操作以及量程溢出情况进行报警显示。
用户评论
推荐下载
-
探究数字频率计的设计方法
数字频率计是我们经常会用到的实验仪器之一,本实验要使用单片机和计数电路及液晶器件来设计一个宽频的数字频率计。 数字频率计的实验电路图(初步方案) 1) 数字频率计的计数及显示电路: 图1数字频率计的设
8 2020-08-16 -
数字频率计设计multisim仿真模型
对应multisim 模型文件 具体的实验指导书,详细原理分析在我的上传里也有 设计一个数显频率计。要求如下: 1. 测量频率采用 4 位 LED 数字码管显示。 2. 频率测量范围 1Hz~1MHz
15 2020-08-17 -
基于FPGA的8位数字频率计设计VHDL
基于FPGA的数字频率计,采用VHDL实现,通过8位数码管显示
93 2019-12-26 -
仿真数字频率计实验报告
数字电路仿真实验报告,用Multisim软件仿真数字频率计。
26 2019-01-01 -
数字频率计的设计课程设计
基本要求:⊙测量信号:方波⊙测量频率范围:1Hz~9999Hz;10Hz~10KHz⊙显示方式:4位十进制数显示;⊙时基电路由555定时器及分频器组成,555振荡器产生脉冲信号,经分频器分频产生的时基
19 2019-10-01 -
数字频率计设计课程设计资料
对电子资源课程设计的完成,还有相关的例举主要是要烟花彩灯设计方面的
20 2019-09-02 -
EDA课程设计_数字频率计设计
数字频率计(edaquartusII实现)
31 2019-06-04 -
数字频率计课程设计仿真设计
数字频率计的设计首先要设计好三个模块,再利用quartus软件编写veriloghdl语言,每个模块的设计都会碰到程序出错的问题,在一次次的仔细检查过后,最终实现了整个模块的顶层原理图设计。
13 2019-07-17 -
课程设计_数字频率计的设计
输入波形直接就可以用,测量范围为1~999HZ,用仿真模拟软件都可以打开,DSN格式的。学校课程设计时自做的,所以非常适合课程设计时用
20 2019-01-07 -
基于51的数字频率计
基于STC89C51的数字频率计。可测任意波形和信号幅度。
21 2020-05-31
暂无评论