本人自己编写的FPGA异步串口通信模块(UART),基于QUARTusII环境,verilog语言编写,包含仿真和全部程序及说明,验证通过,具有很好的稳定性和参考价值!
《基于QuartusII的数字系统VerilogHDL设计实例详解》,周景润,电子工业出版社。本书以实例详解的方式介绍以Altera公司推出的QuartusII9.0为设计平台的FPGA/CPLD数字
tutorial_quartusii_intro_verilog介绍了verilog语法下的quartusii的使用,非常详细的介绍。
使用Verilog设计的QuartusII入门指南,适用于学习verilog的和使用quartus软件者阅读。软件:QuartusII10.0+ModelSim-Altera6.5e(QuartusI
南昌大学2015年EDA实验课最后一个规定实验,Quartus版本为9.0,所用芯片为EP2C35F672C8
这个是在QuartusII平台上用VerilogHDL语言写的四位全加器工程,用的是原理图输入方式。 其中包含三个文件夹对应的三个工程分别为一位半加器、一位全加器、四位全加器;从底向上的编程思想,先建
Quartus II 中文手册,深入浅出地介绍了Quartus II开发流程。能帮忙学习者快速掌握这门开发工具。
基于quartus_II的仿真方法,仿真时序讲解
嵌入式系统基于QuantusII和NiosII的SOPC实例在第二章中,我们学习了基于QuartusII的FPGA设计基本流程,在掌握了基本的FPGA设计基础上,我们在本节中将学习基于QuartusI
计算机组成实验课上通过编译的全加器代码,仅供参考。
用户评论