基于FPGA的分频器设计
基于FPGA的分频器设计 1)系统时钟1MHz; 2)要求能产生2分频~16分频信号,分频系数步进值为1; 3)“分频系数置数”按钮每按一次,分频系数增加1,增加到16后如果再次按下“分频系数置数”按钮,分频系数回归到2;置数结束后,按下“启动”按钮,系统按照指定的分频系数生成分频信号; 4)n分频后,“1”电平持续的时间要求1~n-1可调,步进值1; 5)“占空系数置数”按钮每按一次,“1”电平持续时间增加1,增加到n-1后如果再次按下“分频系数置数”按钮,“1”电平持续时间回归到1;再按下“启动”按钮后,系统按照指定的“1”电平持续时间生成分频信号; 全部打包上传,很好的学习资料。
用户评论
推荐下载
-
分频器的verilog HDL描述
本文介绍了分频器的verilog HDL描述
11 2020-08-29 -
eda_分频器的程序
自己改改里边两个数据,就可以做出任意分频的实体了
25 2019-07-05 -
供测量用的分频器
测试测量技术供测量用的分频器[pic] 笨电路可由幅度为几伏的1MHz标准信号进行驱动,E1至U5均是7490型进制计数器/分频器,可提供100000:1的分频比,如需要,可以在各级之间进行10的连除
2 2023-01-02 -
基于ise的八分频器
利用Verilog实现八分频,第一次发资源,利用fpga实现分频器的设计
33 2019-05-22 -
基于quartus ii的一个分频器
基于quartusii平台用VHDL语言编程的4M分频器~~~~~~~~~~~~~~~~~~~
24 2019-06-03 -
基于三分频扬声器系统分频器电感的精确设计
路中由电子元件产生的分频,再由各自的功放分别驱动高、中、低音扬声器系统,如图(1a)所示,属于小信号有源分频。而功率分频则是由电感、电容、电阻元件构成的位于功放与扬声器之间的无源分频电路.
2 2020-10-28 -
1奇数分频器
奇数分频器,计数器位宽设置为6位,最高可设置63分频。通过更改计数器位宽和分频系数可以达到设计所需的频率
24 2019-08-17 -
分频器VHDL源代码
分频器源代码,FPGA基础的东西,经过整理的东西,值得下载的喔!
73 2019-08-17 -
电子分频器调节方法
在一套音响系统中提到分频器一般来说是指能将:20Hz--20000Hz频段的音频信号分成合适的、不同的几个频率段,然后分别送给相应功放,用来推动相应音箱的一种音响周边设备。下面介绍一下分频器的调节方法
6 2021-02-01 -
verilog偶数分频器
verilog编写的偶数分频器,占空比为50%,系本人初学FPGA实践
18 2019-03-02
暂无评论