常用组合逻辑电路设计
代码中实例化出各个下层子模块。 VHDL主要用于描述数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式和描述风格与句法是十分类似于一般的计算机高级语言。VHDL的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个电路模块或一个系统)分成外部(或称可视部分,及端口)和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是VHDL系统设计的基本点。
文件列表
2 常用组合逻辑电路设计.rar
(预估有个91文件)
实验2 常用组合逻辑电路设计
VHDL
bijiao.qws
1KB
bijiao.qsf
3KB
bijiao.sof
28KB
bijiao.tan.summary
707B
bijiao.vwf
5KB
bijiao.flow.rpt
7KB
bijiao.done
26B
bijiao.map.rpt
14KB
暂无评论