推荐下载
-
跨时钟域设计
FPGA跨时钟域设计--Multi-AsynchronousClockDesignofFPGA
42 2019-05-28 -
多时钟系统下跨时钟域同步电路的设计
针对当前 SOC 内部时钟越来越复杂 接口越来越多以及亚稳态 漏信号等常见的各种问题 分析了以往的优化方法的优缺点 然后从电路的角度出发 提出了一种新的 SOC 跨时钟域同步电路设计的方法 这种方法电
35 2018-12-26 -
跨时钟域设计的英语论文
很详细,很本质的讲解FPGA或ASIC的跨时钟域的设计,英语论文,通俗易懂
29 2019-07-24 -
fpga的跨时钟域设计ppt版
这篇PPT文档,从数字设计中因为跨时钟域而引起的亚稳态开始讲起,然后再讲到了怎样消除这种亚稳态,最基本的原理都有涉及,同步化主要说了3个方面的办法:同步器,保持寄存器和握手,以及异步FIFO的设计。
27 2019-09-18 -
跨时钟域系统设计及同步器设计
多时钟域的数字系统设计,Verilog语言实现,含有基本电路源代码和testbench。有握手同步器和数据流同步器的简单实现,数据流同步器参照DesignWare中的Data_stream_sync设
24 2019-07-09 -
异步FIFO结构及FPGA设计跨时钟域设计
异步FIFO结构及FPGA设计---跨时钟域设计
25 2019-07-19 -
FPGA设计中跨时钟域信号同步方法
随着FPGA系统设计的复杂化,系统内部的各个功能模块往往需要工作在不同频率的异步时钟域中,因此系统内核心功能模块与外设的通信设计无法避免地会涉及到跨时钟域的数据与信号的传递问题尽管跨时钟域的同步问题并
26 2019-05-28 -
fpga跨时钟多时钟域数据同步
对于不同的时钟域要传递数据的话,需要采用一定的手段,来防止数据传递时产生亚稳态等问题
43 2019-06-03 -
跨clock时钟域处理
描述跨clockdomain的处理,跨时钟域的。
28 2019-07-24 -
跨时钟域问题ClockDomainCrossing
引言:设计者有时候需要将处于两个不同时钟域的系统对接,由于接口处是异步(会产生setuptime 和holdtime violation,亚稳态以及不可靠的数据传输)的,因此处理起来较同步逻辑更棘手,
46 2019-01-02
暂无评论