暂无评论
在本文中,给出了两种基于FPGA 的DDS 控制电路,增加了设计的选择性,从而可以根据设计外围电路要求,选择一种更适合于系统设计的DDS 控制电路,可以使设计更加灵活、方便,易于实现。
Design of frequency synthesizer based on phase-locked loop
美国模拟器件公司AD9912直接数字频率合成器(DDS)是为测量与测试设备、无线基站以及安全通信设备而设计的,它能提供前所未有的无杂散动态范围(SFDR)性能:信号输出高达400 MHz,功耗不超过1
数字频率合成(Direct Digital Frequency Synthesis,简称DDS)是从相位概念出发直接合成所需波形的一种新技术,它采用一个恒定的输入参考时钟,通过数据处理的方式产生频率、
vhdlDDS频率合成器整个项目大家参考
关于锁相RC、无源比例频率合成的实验报告,包括原理介绍与芯片信息,简单好用
DDS技术教程,详细介绍了DDS基本概念、采样输出、变频、高速频谱、参考时钟以及使用DDS制作信号源以及产生调制的技术。
Direct digital frequency synthesis - Bai Juxian
在无线通信领域中,为了提高频谱利用率,现代通信系统对频率合成器的精度、频率分辨率、转换时间和频谱纯度等指标提出了越来越高的要求。频率合成的方法主要有直接频率合成(DS)、间接频率合成(PLL)和直接数
基于FPGA的直接数字频率合成技术,输出频率范围0到10MHZ,正弦波,方波三角波,仅是开题报告,我会在后续上传源代码和完整的毕业论文
暂无评论