基于FPGA的RISC_CPU的设计与实现
用户评论
推荐下载
-
8位CPU的设计与实现
参考所给的16位实验CPU的设计与实现,体会其整体设计思路,并理解该CPU的工作原理。在此基础上,对该16位的实验CPU(称为ExpCPU-16)进行改造,以设计得到一个8位的CPU。总的要求是将原来
30 2019-07-15 -
基于Verilog的RISC MCU中断系统的设计与验证
详细论述了4位RISC MCU中断系统的Verilog设计实现过程。该MCU采用PIC两级流水线结构,含4个中断源,2级优先级。最后通过整体的RISC MCU IP核对其中断系统进行完整的程序测试,完
8 2020-10-28 -
riscv cpu简单的单周期RISC V CPU源码
单周期CPU 简单的单周期RISC-V CPU 目录 目录结构 ├── Core │ ├── ALU │ │ ├── AddSubUnit │ │ │ ├── add_sub3
31 2021-05-08 -
基于FPGA的自定义CPU架构设计
为满足当前工业应用下越来越多的分布式计算的需求,提出了一种在FPGA芯片中构建自定义指令集的CPU的方式,以此来使FPGA具有类似于单片机的处理指令的能力。并且,这种能力的前提是复用计算单元,因此资源
8 2020-10-28 -
基于FPGA与DDS的信号源设计与实现
本文设计了一个通用的数字信号激励器,以产生所需要的各种信号调制模式的信号波形,且对每一种调制样式信号的各种特征参数能够灵活控制。
22 2020-08-17 -
流水线CPU的FPGA实现
浙江大学数字系统设计实验,欢迎下载,作为参考
33 2019-10-11 -
FPGA基于FPGA的温度检测和PWM风冷系统的设计与实现
FPGA\基于FPGA的温度检测和PWM风冷系统的设计与实现
22 2019-05-03 -
基于FPGA的错误检测与自动纠正的设计实现
在一些电磁环境比较恶劣的情况下,一些大规模集成电路常常会受到干扰,导致不能正常工作。特别是像RAM这种利用双稳态进行存储的器件,往往会在强干扰下发生翻转,使原来存储的"0"变为&q
11 2020-11-09 -
基于FPGA的高速串行传输系统的设计与实现
作为高传输速率和低设计成本的传输技术,串行传输技术被广泛应用于高速通信领域,并已成为业界首选。在此基于对高速串行传输系统的分析,对实例进行了总体设计验证,最终达到高速传输的目的。
10 2021-01-16 -
基于FPGA的伪码测距电路的设计与实现
介绍了基于伪码测距的某定位系统的设计方案,简要分析了伪码测距的原理,研究了用FPGA实现伪码的捕获与跟踪的方法。
11 2020-10-28
暂无评论