暂无评论
vb6写的老虎机程序
我们可能都见到过需要随时间变化扫描频率的情况。如果您遇到这样的问题,可以考虑雷达等应用,在这类应用中发送的信号不仅可由目标反射回来,而且还能够与接收到的信号进行比较,如下图 1 所示。观察频率 (Df
PLL原理讲义锁相环基本原理一个典型的锁相环(PLL)系统,是由鉴相器(PD),压控荡器(VCO)和低通滤波器(LPF)三个基本电路组成,如图1,Ud=Kd(θi–θo)UF=UdF(s)θiθo图1
FPGA编程语言,Verilog HDL的原语
mvc框架最终版,该框架有点仿照struts,对学习struts以及mvc有很大的好处
Spartan-3FPGA能以突破性的价位点实现嵌入式DSP功能。本文阐述了Spartan-3 FPGA针对DSP而优化的特性,并通过实现示例分析了它们在性能和成本上的优势。
FPGA相关技术资料,TI公司针对XilinxSpartan-6LX150的电源参考设计。仅供参考,需结合XilinxSpartan-6LX150的资料一起参考。
pic16f630单片机控制pll程序,鉴相器为ADF系列,有兴趣可以瞅瞅
开发mb1504的源程序,大家可以试试!
XilinxKintex器件MMCMIPcore设计任意时钟输出,含仿真和设计说明,可直接移植和工程应用
暂无评论