基于51单片机的低频锁相环频率合成设计
基于51单片机的锁相环频率合成器的设计。使用PLL集成芯片CD4046,可编程分频芯片CD4522(同MC14522),使用LCD1602显示,频率由按键输入。标准输入信号为1khz方波。
用户评论
推荐下载
-
基于锁相环的激光陀螺抖动机构频率跟踪技术
基于激光陀螺抖动机构谐振频率随温度等环境因素的变化会导致抖动偏频不稳定的现象, 研究了基于锁相环的激光陀螺抖动机构谐振频率跟踪技术。在对抖动机构和锁相环传递函数分析的基础上, 应用自动控制理论, 给出
10 2021-02-27 -
基于CZT算法的锁相环技术
基于CZT算法的锁相环技术,秦媛倩,,锁相同步技术是保障供电质量的一个重要因素,也是众多电力电子装置中的一个共用技术。锁相环路的性能优劣将直接关系到相关装置的
9 2020-05-17 -
基于FPGA的全数字锁相环
基于FPGA的全数字锁相环
35 2019-05-13 -
51单片机频率计的设计
频率计,又3个量程,可以做到7位,ISIS仿真了,还不错啦
26 2019-01-07 -
51单片机频率计设计
51单片机频率计设计
11 2021-05-08 -
基于数字锁相环的扩频接收机技术
扩频接收机中所引入的多普勒频移为载波跟踪带来了很大困难,本文提出了一种基于FLL\PLL相结合的载波跟踪方法
11 2020-09-17 -
锁相环PLL的电源管理设计
锁相环(PLL)是现代通信系统的基本构建模块PLLs通常用在无线电接收机或发射机中,主要提供“本振”(LO)功能;也可用于时钟信号分配和降噪,而且越来越多地用作高采样速率模数或数模转换的时钟源。
8 2020-10-28 -
软件锁相环的设计与仿真
近年来数字通信便得越来越重要,甚至在传统的模拟领域如电话、收音机和电视机中也是如此。因为只要有数字数据传输,同步就是一个极其重要的任务,所以锁相环和相关电路或得了广泛的应用。如今,锁相环路正朝着数字化
39 2019-09-14 -
全数字锁相环的FPGA设计
本文主要介绍,全数字锁相环的设计方法,并用fpga实现 且给出了verilog代码,仅供大家参考学习
36 2019-01-11 -
智能全数字锁相环的设计
在FPGA片内实现全数字锁相环用途极广。本文在集成数字锁相环74297的基础上进行改进,设计了锁相状态检测电路,配合CPU对环路滤波参数进行动态智能配置,从而使锁相环快速进入锁定状态,在最短时间内正常
23 2019-07-29
暂无评论