基于verilogHDL的8051IP核开发
VerilogHDL(HardwareDescriptionLanguage)是一种硬件描述语言,可以在算法级、门级到开关级的多种抽象设计层次上对数字系统建模。它可以描述设计的行为特性、数据流特性、结构组成以及包含响应监控和设计验证方面的时延和波形产生机制。次例程是基于verilogHDL的8051IP核开发,很好的学习资料。
用户评论
推荐下载
-
FPGA的FIFO的IP核
在FIFO很常用的一中寄存器,里面有怎么运用quartus里面的fifoIP核
40 2019-05-31 -
USB2.0接口IP核的开发与设计
随着PC机和外围设备的发展,传统的并行接口和串行接口RS-232在易用性(即插即用) 和端口扩展等方面存在着一定的缺陷,这就使之越来越成为通信的瓶颈,因此通用串行总线(universal serial
20 2020-12-07 -
基于VerilogHDL的LCD控制
基于Verilog HDL的LCD字符显示,本程序主要利用Verilog HDL,基于EDA技术。
13 2019-02-25 -
vivado自定义IP核的设计及调用系统IP核
关于vivado中自定义IP核的设计还有调用系统IP核,内部的管教约束代码已经给了,很完整的一篇文档
54 2018-12-19 -
基于zynq芯片的pwmip核开发
基于zynq的pwm自定义ip核设计,接口是基于axi总线通信协议
34 2019-05-01 -
基于MC8051软核的星载智能1394终端
基于MC8051软核的星载智能1394终端,1引言 IEEE1394是一种高速串行总线,它最初是由Apple公司与20世纪80年代中期开发的FireWire总线。1995年,IEEE制定并颁布了IE
6 2020-10-27 -
基于EDA技术的单片机IP核设计
关于EDA与单片机的资料,对于学习单片机和EDA技术的朋友应该有用!
30 2019-02-23 -
基于Altera ASI IP核的ASI发送卡实现
随着广播电视数字化的开展,有线电视的数字化进程越来越快。在目前的数字电视通信系统中,有两种MPEG-2接口标准:ASI异步串行接口和SPI同步并行接口。ASI(异步串行接口)只需要一根电缆就可实现27
14 2020-10-27 -
基于IP核的PCI总线接口设计与实现
一种在计算机工业测控系统中应用FPGA和软IP核实现PCI总线接口的方法。重点介绍了本地总线读写状态机的设计,3.3V FPGA兼容PCI2.2、5V规范的电气设计及其时序和布线问题,并给出了使用嵌入
5 2020-10-28 -
基于Xilinx FPGA的SATA3.0IP核.pdf
产品概述: SATA3.0主控制器是我公司自主研发的FPGAIP核,为用户屏蔽复杂的SATA协议,使用户通过简便易用的逻辑接口即可实现对SATA接口硬盘的快速读写控制。 技术特性: 纯FPGA逻辑实现
16 2020-07-16
暂无评论