CMOS电路的功耗分析及基于PSPICE模拟的功耗估计
在超大规模集成电路(VLSI)设计中,随着深亚微米技术的应用、芯片集成度的不断提高以及系统工作频率的加快,均导致了集成电路的功耗越来越大.而功耗的增大,一方面影响了依赖电池供电的便携式设备的使用,另一方面芯片的过热也使系统的可靠性降低.这使得低功耗设计技术日益成为VLSI设计者关注的热点.美国半导体工业联合会在1992年已确认低功耗技术是当前集成电路设计的一个紧急技术需要。
用户评论
推荐下载
-
PSpice Microsim v6.2数字及模拟电路仿
PSpice Microsim v6.2数字及模拟电路仿
1 2022-07-16 -
TL082CMOS高速低功耗集成运放
CMOS高速低功耗集成运放,失真小使用简单。内部设有保护电路使用更方便简单。
15 2019-07-18 -
一款低功耗的高速CMOS LVDS信号接收器
针对高速数据传输的需要,设计一款低功耗的高速CMOS LVDS(低电压差分信号)接收器。接收器采用SMIC 0.13 μm CMOS工艺,应用工艺中提供的厚栅氧化器件(3.3 V器件)和薄栅氧化器件(
14 2020-10-28 -
低电压低功耗CMOS集成运放的研究与设计
低电压低功耗CMOS集成运放的研究与设计
30 2018-12-18 -
高增益低功耗CMOS运算跨导放大器的设计
本文采用套筒式级联增益自举电路,设计了一种用于高速、高分辨率ADC的CMOS全差分运算放大器,达到了高增益、低功耗的设计目标。
14 2020-08-09 -
模拟技术中的ROHM高速低功耗CMOS运算放大器面向便携数码应用
半导体生产商ROHM株式会社,针对力求省电的笔记本电脑、数码相机、游戏机等便携数码产品,推出高可靠性CMOS运算放大器、比较器。共发布24种1ch、2ch的高速型、低功耗型CMOS运算放大器、比较器。
9 2020-12-06 -
EDA PLD中的FPGA的功耗概念与低功耗设计研究
摘要: 随着半导体工艺的飞速发展和芯片工作频率的提高,芯片的功耗迅速增加,而功耗增加又导致芯片发热量的增大和可靠性的下降。因此,功耗已经成为深亚微米集成电路设计中的一个重要考虑因素。本文围绕FPGA功
18 2020-11-09 -
基于主成分分析的AES算法相关功耗分析攻击
针对相关功耗分析攻击中,当功耗曲线的功耗采样点较多时攻击速度缓慢的问题,引入了基于主成分分析的预处理方法。利用主成分分析对功耗曲线进行预处理,提取功耗信息中的主成分,抛弃次要成分,将功耗数据降维,达到
14 2020-10-27 -
FPGA的低功耗设计
芯片对功耗的苛刻要求源于产品对功耗的要求。集成电路的迅速发展以及人们对消费类电子产品——特别是便携式(移动)电子产品——的需求日新月异,使得设计者对电池供电的系统已不能只考虑优化速度和面积,而必须注意
20 2020-10-28 -
TDSCDMA终端功耗的研究
TD-SCDMA终端功耗的研究与分析,分析了发射功率与接收功率,功耗的问题
25 2019-07-29
暂无评论