基于可编程逻辑的七段数码显示译码器的设计
EDA 可编程逻辑 七段数码显示译码器
用户评论
推荐下载
-
四位七段数码管引脚图
数码管在现在的自动控制中的显示应用极为广泛,由于使用时间的问题会导致缺画的现象发生,为了便于大家更好找到合适的数码管进行更换,特给大家详细介绍
16 2019-04-30 -
七段数码管绘制动态版.py
根据mooc上的七段数码管绘制及摸索绘制出动态可刷新版七段数码管,小白之举,仅供参考,只放代码,不做赘述,有问题可以评论区探讨。
16 2020-07-30 -
VHDL语言编写的十进制计数器和七段译码器
VHDL语言编写的十进制计数器和七段译码器,下来就知道了
21 2020-05-23 -
模拟七段数码管的时间显示v1.1版本
上一个的第二版本也没学过vc,自己瞎搞的,多拍砖涉及到根据日期计算星期几,更改显示模式
24 2019-07-29 -
拨动开关控制双七段数码管显示的程序vhdl源代码
vhdl源代码、拨动开关控制双七段数码管显示的程序
21 2019-07-04 -
VC写的七段数码管控件可以更改颜色
VC++编写的一个七段数码管控件,可以生成OCX文件,并可以对其中的颜色及形状进行更改,转载过来的,分享一下
51 2020-05-14 -
VHDL实验段数码管译码器设计与实现
一.实验目的 1. 掌握7段数码管译码器的设计与实现 2. 掌握模块化的设计方法 二.实验内容 设计一个7段数码管译码器,带数码管的4位可逆计数器 [具体要求] 1. 7段数码管译码器 使用拨码开关S
14 2020-09-21 -
verilog七段码的显示
FPGA入门assignx='h13426034;assignan=~btn;assigns[2]=btn[4]|btn[5]|btn[6]|btn[7];assigns[1]=btn[2]|btn[
36 2019-05-15 -
基于可编程逻辑的心率计设计
介绍了一种基于现场可编程门阵列(FPGA)的数字式心率计。该仪器采用FPGA和VHDL语言实现时钟分频。波形变换。心率测量。告警控制及数码转换等功能,能够实时测量瞬时心率和平均心率,并能提供心率异常告
20 2019-02-18 -
七段显示器电路的设计与实现
这是我学EDA课程是的课程设计,可能对初学者有很大的参考价值
27 2019-07-10
暂无评论