基于CORDIC算法的复数除法器FPGA实现
在现代数字信号处理电路设计中,除法器有着广泛的应用。这里阐述一种复数除法器的设计思想和实现方法,引入CORDIC算法到复数的除法运算中,利用CORDIC旋转操作来代替乘、加法操作,然后采用双比特移位操作得到最终运算结果。经CORDIC旋转后数据最多只放大2位位宽,因此可以减少硬件实现中的器件迭代次数。经过FPGA验证结果表明,整个设计运算速度快、节省器件,并且计算精度高。
用户评论
推荐下载
-
基于Verilog的cordic反正切FPGA例程
基于Verilog的cordic反正切FPGA例程,仅作学习使用。
39 2019-05-14 -
12位除法器EDA
这个程序是用CPLD编写的程序,12位除法器
42 2019-01-21 -
八位除法器
在ise上用vhdl写的八位除法器代码,附有moldeisim仿真代码
31 2019-02-27 -
vhdl可调精度除法器
利用vhdl编写的除法器 精度可调 原理易懂
37 2019-03-07 -
32位verilog除法器
Verilog hdl 语言编写的32位除法器,使用状态机,实现有符号和无符号
45 2018-12-20 -
高精度除法器verilog
自写的 高精度除法器 18位输入36位输出
36 2018-12-20 -
verilog N位除法器
已调试通过。修改parameter就可以实现N位除法
45 2018-12-20 -
VHDL N位除法器
已调试通过修改GENERATE就可以实现N位除法
39 2019-05-28 -
CORDIC算法在基于FPGA的数字信号处理中的应用
对CORDIC算法原理,算法模式的扩展,算法的性能以及VLSI结构进行了阐述和探讨,并对CORDIC算法可实现的功能进行了分析。最后进行了基于CORDIC算法NCO设计。
43 2019-05-04 -
Verilog HDL实现CORDIC算法
CORDIC算法实现,使用三种不同的方式
17 2020-09-19
暂无评论