静态时序分析基本原理和时序分析模型 静态时序分析简称STA,它是一种穷尽的分析方法,它按照同步电路设计的要求,根据电路网表的拓扑结构,计算并检查电路中每一个DFF(触发器)的建立和保持时间以及其他基于
时序分析经典教程,由老师推荐,里面论述详细合理,具有逻辑性,是本好读物!
Timing analysis Simulation (internal & system-level) Formal verification Power analysis Signal integ
主要针对quartus timequest进行分析,涉及到锁相环,适合初学者学习。
smslib 分析时序图,如果你是进行二次开发,值得借鉴一下。SMSLib是一个由很多程序员共同开发的,用于支持GSM猫或者手机发送短信的开源项目。SMSLib也同样支持一些短信运营商。smslib是
解释基本的静态定时分析原理和使用IntelQuartusPrimeProEdition软件定时分析仪,这是一个强大的时序分析工具。
用于理解时序逻辑电路,适用于初学者的理解与分析,PPT很详细
FPGA时序分析资料,讲诉了关于FPGA时序分析的概念与流程、路径分析以及分析的工具。
比较详细的介绍了DC时序分析的相关问题,包括setup、hold时间,时序报告分析等。
用于fpga的开发学习,分析时序,进行代码分析