频谱成形技术是现代无线通信系统设计中的关键技术之一.数字FIR滤波器由于其严格的线性相位特性,在许多应用领域都显示了强大的生命力.近来,针对FIR滤波器的重要应用意义,不少学者对FIR滤波器的设计以及硬件实现进行了广泛的研究〔1~3〕,设计一个高效的,适合在硬件中实现的FIR成型滤波器畅但它必须解决的问题是,在硬件资源有限的情况下使资源利用率和工作速度最大化.本文在前人研究的基础之上,采用分布式的查找表算法,基于FPGA而设计了升余弦滚降基带成型滤波器.