推荐下载
-
8位verilog乘法器
8位verilog乘法器,简单易懂,采用移位相加的方法写成!
55 2019-04-28 -
8位全加器EGO1FPGA实现
FPGA入门代码:实现两个 8位二进制相加,其结果的范围应该在00000000到111111110之间,八位二进制数换算成三位十进制数最大为255,也就是说要输入两个000到255之间的数。
37 2019-02-25 -
基于VHDL的汉明码编译电路实现及原理介绍
一种基于VHDL的汉明码编译电路实现的方法,详细讲解了汉明码的原理以及实现过程中所涉及到的原理知识。本文还提供了代码实现示例,供读者参考和学习。通过本文,读者可以了解到如何使用VHDL编写汉明码编译电
4 2023-06-26 -
基于FPGA的24位计数器verilog HDL代码
基于FPGA的24位计数器verilog HDL代码,实现显示个位数时不显示十位
42 2018-12-08 -
CRC校验算法包含8位16位32位
CRC校验算法(包含8位16位32位),内有详细中文注释,以及含有某系列单片机的CRC的汇编代码!!值得收藏!!
48 2019-03-16 -
所有的颜色16位编码
HTML,JSP开发需要的颜色大全,所有颜色的16位编码
23 2019-05-31 -
基于FPGA快速位同步的实现讲解
该文档为基于FPGA快速位同步的实现讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看……
0 2024-09-25 -
FPGA64位除法器Verilog
使用verilog语言,通过移位减方式实现64位除以32位数据的除法器,所需资源少,运算速度约64个时钟周期,可方便的自动修改运算位数
16 2020-12-02 -
汉明码包括汉明编码和解码Matlab程序
此文件为汉明码的编码和解码的Matlab程序
53 2019-04-30 -
基于FPGA的34位串行编码信号设计与实现
为实现某专用接口装置的接口功能检测,文中详细地介绍了一种34位串行码的编码方式,并基于FPGA芯片设计了该类型编码的接收、发送电路。重点分析了电路各模块的设计思路。电路采用SOPC模块作为中心控制器,
3 2021-02-01
用户评论