1.学习并熟悉ALTERA公司CPLD/FPGA设计开发系统MAX+PLUSII10.2的使用。2.认识并熟悉ZY11EDA13BE型EDA技术实验开发系统。3.了解实验系统核心芯片EP1K30QC208的性能和特点。4.掌握采用MAX+PLUSII10.2进行设计项目开发的整个流程。5.初步掌握基于CPLD/FPGA的VDHL设计。