自动流程:1、MATLAB/Simulink建模;2、系统仿真;3、DSPBuilder完成VHDL转换、综合、适配、下载;4、嵌入式逻辑分析仪实时测试。手动流程:1、MATLAB/Simulink建模;2、系统仿真;3、DSPBuilder完成VHDL转换、综合、适配;4、Modelsim对TestBench功能仿真;5、QuartusII直接完成适配(进行优化设置);6、QuartusII完成时序仿真;7、引脚锁定;8、下载/配置与嵌入式逻辑分析仪等实时测试;9、对配置器件编程,设计完成。