暂无评论
这是本人在学习数字电子电路(数字电子技术基础简明教程第三版.余孟尝.高等教育出版社)期间利用书上所所介绍的集成电路(译码器、计数器、555等)搭建的24小时制的电子时钟。 这里面包括有电子钟的原理图、
基于51的电子钟设计
用CPLD设计电子时钟 具有 1、时、分、秒六位数码管显示(标准时间); 2、具有小时、分钟校准和清零暂停功能; 3.具有定时闹钟功能; 4.具有跑秒功能; 5.整点报时:55,56,57,58,59
数字电子钟课程设计让学生掌握组合逻辑电路、时序逻辑电路及数字逻辑电路系统的设计、安装、测试方法;进一步巩固所学的理论知识,提高运用所学知识分析和解决实际问题的能力;提高电路布局﹑布线及检查和排除故
在LED上显示时,分,秒,初始时显示全零,时分秒都以两位数表示,中间以‘--’隔开。
论文的研究内容和结构安排本系统采用石英晶体振荡器、分频器、计数器、显示器和校时电路组成。由LED数码管来显示译码器所输出的信号。采用了74LS系列中小规模集成芯片。使用了RS触发器的校时电路...
使用VHDL语言设计的完整数字电子钟,可设置时分秒
利用微机原理试验箱的发光数码管显示单元,把累计时间显示在LED数码管上。
基于CPLD的VHDL描述,具有整点报时,定时报警,用户设置等功能,已经在具体器件上运行通过
电子钟的详细设计过程 实习的完整报告 很好 值得一看
暂无评论