无线信道仿真
本文FPGA无线信道仿真器的研究与设计主要是基于Clarke模型,采用了Xiao、Zhang与Beaulieu等人改进过的Jakes仿真模型。平坦衰落信道仿真器的实现过程中结合仿真模型与FPGA芯片的特点使用了模块复用与流水线技术,使平坦衰落信道仿真器在占用资源较少的情况下得到令人满意的实验结果。以此平坦衰落信道仿真器为基础的频率选择性信道仿真器在对无线通信系统原型进行实时仿真时,仿真结果也符合实际情况。
本文FPGA无线信道仿真器的研究与设计主要是基于Clarke模型,采用了Xiao、Zhang与Beaulieu等人改进过的Jakes仿真模型。平坦衰落信道仿真器的实现过程中结合仿真模型与FPGA芯片的特点使用了模块复用与流水线技术,使平坦衰落信道仿真器在占用资源较少的情况下得到令人满意的实验结果。以此平坦衰落信道仿真器为基础的频率选择性信道仿真器在对无线通信系统原型进行实时仿真时,仿真结果也符合实际情况。