推荐下载
-
关于Quartus II器件兼容设计方法
工程师在设计时,为了以后单板的升级需求,往往会选择封装管脚一样的但逻辑容量不一样的PLD器件进行兼容设计,方便以后增加或删减逻辑容量而不需要重做PCB。Altera公司每一个系列的CPLD和FPG
25 2020-05-25 -
CoolRunner II器件的时序模型描述
Coo1Runner-II器件外部信号从引脚进入器件后通过输入/输出模块级内部互连矩阵AIM从AIM再分配到各个功能模块。在整个过程中都需要附加额外的延迟 真延迟的多少取决于信号传输的路径和模块的种类
13 2021-02-23 -
CoolRunner II器件的内部互连矩阵
在CoolRunner-II器件中,内部互连矩阵(Advanced Interconnect Matrix,AIM)用于CPLD内部功能模块之间的高速连接,可为每个功能模块提供40个数据输入通道及16
13 2021-02-23 -
CoolRunner II器件的使用频率合成
CoolRunner-II的频率合成(CoolCLOCK)技术利用分频器模块和双沿触发器实现多种频率的组合输出,并且能够降低器件的功耗。由于时钟分频器模块的时钟输入只能在GCK2输入,因此CoolCL
9 2021-02-23 -
CoolRunner II器件的应用门控功能
在CPLD设计中,并不是所有的输入/输出脚始终都处于工作状态,有些甚至很少使用。而在CoolRunner-II总线应用时,有时并不需要访问总线。在这些情况下,可以利用门控(DataGATE)功能将这些
18 2021-02-23 -
CoolRunner II器件的宏单元Macrocell
在CoolRunner-II器件的每个功能块中有16个独立的宏单元,每个宏单元由触发器、多路选择器及时钟资源等构成,如图1所示。 图1 CoolRunner-II宏单元结构 宏单元中的触发器可
10 2021-02-23 -
用于Nios II学习的开发板带PCB.rar
用于Nios II学习的开发板(带PCB).rar
14 2020-11-06 -
各种元器件的PCB封装
Protel 99元件封装列表,绘制pcb原理图时的各种元器件封装总结
38 2018-12-09 -
基础器件PCB设计之电容
文章介绍了在PCB设计过程中电容的作用。
13 2020-09-11 -
元器件及PCB极性认识
1.目的指导所有与生产相关的人员正确辩别元件极性及PCB丝印方向,避免认识错误造成生产中批量性品质异常发生。2.范围本文件适用于作为生产相关人员教育培训资料,并为生产过程中相关人员确定元件极
22 2020-06-11
用户评论