为了实现系统的便携化,课题采用区别于传统专用集成电路(AppicationSpecificIntergratedCircuitASIC)架构,基于可编程逻辑器件(FiledProgrammableGateArrayFPGA)的架构方案。FPGA作为整个系统的逻辑控制中心,生成CCD驱动信号及其模拟输出信号的采样同步信号,借助其特有的软核处理器技术,搭建32位指令集、数据总线和地址空间的NIOSII(Altera公司的软核处理器)系统,通过简单的C语言程序控制图像数据高速缓存、连接图形显示接口及直接显示。上述逻辑功能通过硬件描述语言(HardwareDescribeLanguageHDL)和公开知识产权核(IntellectualPro