Multisim实习报告 数字时钟设计
数字式电子表电路总体可看成由年、月、日、星期、时、分、秒七大模块组成,每个子模块分别有显示部分和计数进位两大部分,可先分别设计这七大模块,之后再进行电路拼接、封装,并总体实现清零、停止、启动、调整功能。
用户评论
推荐下载
-
数字电子时钟设计
用中、小规模集成电路设计一台能显示时、分、秒的数字电子钟.要求如下: (1)由晶振电路产生1Hz标准秒信号。 (2)秒、分为00-59六十进制计数器 (3)时为00-23二十四进制计数器。 (4)校正
32 2018-12-20 -
简易数字时钟ewb设计
Simple digital clock ewb design
31 2019-06-26 -
数字时钟pcb图设计
用6MHz晶振,经分频产生秒信号,并用计数芯片分别设计时分秒所需进制。
22 2019-06-05 -
基于eda数字时钟设计
Based on eda digital clock design
45 2019-06-22 -
VHDL数字时钟设计可用
个人数字逻辑课程设计作品,全部编译通过在实验板上可行,传上来分享一下,希望对大家有帮助。
23 2018-12-19 -
数字时钟ui设计.zip
css+js
6 2020-12-22 -
数字逻辑时钟设计大全
关于设计的事情,看到附件啊水库附近开始减肥开始大幅会计法电算会计发觉
38 2019-09-03 -
数字时钟毕业设计
近年来随着计算机在社会领域的渗透和大规模集成电路的发展,单片机的应用正在不断地走向深入,由于它具有功能强,体积小,功耗低,价格便宜,工作可靠,使用方便等特点,因此特别适合于与控制有关的系统,越来越广泛
23 2020-08-20 -
数字时钟制作与设计
课程设计 数字时钟还有时钟显示,闹钟功能,可调节
34 2018-12-26 -
数字逻辑Multisim
这是学习数字逻辑必用软件,可以方便地设计、绘画电路图。
22 2019-07-11
暂无评论