循环冗余校验CRC编码器设计及FPGA实现
绍了循环冗余校验(CRC)编码器的设计及FPGA实现过程,采用原理图输入法对整个系统进行了编译和仿真,并在芯片EPlK30TCl44.3中对该设计的核心部分进行了测试验证。结果表明,试验数据与理论分析结果完全相符。关键词循环冗余校验(CRC);原理图输入;现场可编程门列阵(FPGA)
用户评论
推荐下载
-
基于FPGA的光电编码器接口设计
基于减小导弹舵机系统的体积的目的,采用一个控制器控制四个舵机,舵机控制器以DSP+FPGA为核心架构,控制器中的编码器接口通过FPGA来实现。根据增量式光电码盘进行位置检测的原理,本文采用Verilo
5 2021-02-01 -
基于FPGA的视频编码器的设计
基于FPGA的视频编码器的设计,学位论文珍藏。
14 2020-09-28 -
基于FPGA的曼彻斯特编码器的设计
对FPGA和曼彻斯特编码相关原理进行概述,尤其是航空数据总线MIL-STD-1553B。其次是对其系统组成的介绍,本次设计主要包括两大部分,并串转换器、曼彻斯特编码器。最后着重讲述该系统在quartu
34 2019-05-06 -
基于FPGA增量式编码器的接口设计与实现
光电增量式编码器,又称光电角位置传感器,是电气传动系统中用来测量电动机转速和转子位置的核心部件
15 2020-10-28 -
基于FPGA的图像压缩编码器设计与实现
包括完整的设计思路,设计原理,程序,管脚配置,仿真结果等,
48 2019-01-16 -
循环冗余校验码的单片机及CPLD实现.pdf
循环冗余码校验(CRc)是一种可靠性很高的串行数据校验方法。介绍循环冗余码校验的基本原理,并分别用单片机和cPLD作了循环冗余码校验的软件实现和硬件实现。包括汇编语言和VHDL语言源程序。
10 2020-05-26 -
DSP中的LTE系统的循环冗余校验码CRC研究和DSP的实现
CRC(Cyclic Redundancy Check)循环冗余校验码是数据通信领域中最常用的一种差错校验码,在早期的通信中运用广泛,因为早期的通信技术不够可靠(不可靠性的来源是通信技术决定的,比如电
15 2020-10-27 -
16位循环冗余校验码_CRC_的原理和性能分析
从编码的数学原理出发,分析CRC的编码本质、生成校验矩阵、最小码重等参推导了编码应用中的检错概率、漏检错误概率结论给出了利用CRC纠正单比特错误的实现算法和仿真性能.
23 2019-05-25 -
完整版循环冗余校验.rar
完整版循环冗余校验.rar
9 2020-05-19 -
易语言模块循环冗余校验.rar
易语言模块循环冗余校验.rar
14 2020-05-19
暂无评论