QuartusII警告信息分析与措施 1.Found clock-sensitive change during active clock edge at time on register "" 原因:vector source file 中时钟敏感信号(如:数据,允许端,清 零,同步加载等)在时钟的边缘同时变化。而时钟敏感信号是不能在时 钟边沿变化的。其后果为导致结果不正确。 措施:编辑 vector source file