基于Verilog 的数字计频器
采用VerilogHDL语言在CPLD器件上实现了简易数字频率计的设计。测量频率在10~1MHz范围之间,该频率计能根据输入被测频率信号,自动调整测试量程进行测试并给出测试结果的BCD码及七段LED译码显示。具有体积小、可靠性高、功耗低的特点。
用户评论
推荐下载
-
基于VHDL的数字频率计设计
基于VHDL的数字频率计设计(不是本人的,在一期刊摘录)
18 2019-05-28 -
基于FPGA数字频率计的实现
基于 FPGA 的数字电能表的实现对学习有很大的帮助
45 2019-06-21 -
基于CPLD数字频率计的设计
基于CPLD的数字频率计,可以测量精度比较高的信号频率
12 2021-04-24 -
基于fpgade数字频率计
简易快捷的频率计shijingguoxiaozuhezuoshejierchengde
16 2020-05-14 -
基于单片机数字温度计
设计以单片机和温度传感器为核心,设计数字温度计。实现对温度的采集、监视和报警。在温度采集的实现中,使用了AT89C2051单片机和温度传感器DS18B20,温度监视部分利用动态驱动技术,以单片机驱动4
19 2019-09-25 -
基于proteus数字频率计
。dsn仿真文件,可直接在proteus上进行仿真
24 2019-06-03 -
基于EDA数字频率计
在电路设计和测量中,周期性信号是普遍存在的。频率是反映信号特性的基本参量之一,频率测量在应用电子技术领域有着重要的地位,频率作为最基本的参数之一,与许多电参量的测量方案、测量结果都有十分密切的关系,因
10 2021-04-24 -
基于Verilog HDL的FIR数字滤波器设计与仿真
本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点;结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给
10 2020-10-27 -
基于QuartusII的数字系统Verilog HDL设计实例详解
《基于QuartusII的数字系统VerilogHDL设计实例详解》,周景润,电子工业出版社。本书以实例详解的方式介绍以Altera公司推出的QuartusII9.0为设计平台的FPGA/CPLD数字
30 2020-05-19 -
基于Verilog HDL设计的多功能数字钟
本文利用VerilogHDL语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过AlteraQuartusⅡ4.1和ModelSimSE6.0
25 2020-01-29
暂无评论