基于ISD1110语音报时数字钟的设计
本文采用AT89C51单片机为核心构成的语音报时功能的数字钟。该系统操作简单,方便,可随时调节时间,制定时间报时。系统采用语音芯片ISD1110和米头组成了语音录放模块;采用时钟芯片DS1302和32768HZ晶振组成了时钟模块;采用液晶LCM128645ZK实现了显示模块;通过按键和各模块的组合实现了良好的语音录放功能。语音报时数字钟各性能指标良好,可靠性、准确性提高。
用户评论
推荐下载
-
数字钟的设计含秒表
本试验包括一般数字电路的硬件的设计方法,以及VHDL语言的软件设计、仿真;EDA技术常用的原理图等设计方法。
28 2019-09-19 -
EDA数字钟vhdl的设计
EDA数字钟vhdl的设计,经过硬件测试过的
18 2019-02-18 -
数字钟的设计与仿真
这是一个关于数字钟的proteus平台的仿真程序,与同专业的同学共享。
45 2019-01-07 -
经典很好的数字钟设计
很好的电子实习设计方案 经典的很好的数字钟设计包你满意
7 2021-04-18 -
vhdl整点报时数字时钟
用vhdl语言编写的数字时钟,可以挣点报时,报时为一段音乐,可以任意调节分和调时。
50 2019-06-04 -
多功能数字钟数字钟VHDL语言
数字钟的VHDL语言顶层文件结构图 想要文件跟我联系 baopengfei0206@msn.coom
49 2018-12-07 -
单片机数字钟可控数字钟
实现数字钟和闹钟的定时,开半用一个按钮控制数字种和闹钟的转换、分别用六个按钮来设定数字钟和闹钟的时间,闹钟什么时间响起。
52 2019-02-11 -
数字钟设计完整文件
verilog设计完整的数字钟文件,下载到板子上直接可用
13 2020-10-02 -
数字钟电路设计
(1)用555定时器设计一个秒钟脉冲发生器,输入1HZ的时钟。(2)能显示时、分、秒,24小时制。(3)设计晶体震荡电路来输入时钟脉冲。(4)用同步十进制集成计数器74LS90设计一个分秒计数器
25 2020-03-14 -
简易数字钟EDA设计
本实验要求在QuartusII开发系统中用可编程逻辑器件完成简易数字钟的EDA设计。掌握较为复杂逻辑电路的设计方法,包括十进制、六进制、二十四进制计数器的设计方法。并学习在QuartusII环境下采用
33 2019-09-03
暂无评论