数字频率计设计实验报告,内容详尽,经过multisim实验验证,可靠性好,显示万位以内的频率
本文主要论述了利用FPGA进行测频计数,单片机实施控制多功能频率计的过程。该频率计利用等精度的设计方法,克服了基于传统测频原理的频率计的测量精度随被测信号频率的下降而下降的缺点。等精度的测量方法不但具
本文介绍了一种基于TTL系列芯片的简易数字频率计。数字频率计应用所学的数字电路知识进行设计。电路由放大整形电路、时基电路、逻辑控制电路、计数锁存电路及译码显示电路组成。能够较精准的测量幅值在0.2V~
基于CPLD的数字频率计,可以测量精度比较高的信号频率
本文详细介绍了基于FPGA的数字频率计代码设计方案,包括硬件设计与软件算法实现,逐步解析了代码实现原理和优化技巧,对相关工程师和爱好者具有一定的参考价值。
非常简易的设计,附有程序和proteus仿真图并且全套仿真通过,数码管显示,51单片机,值得借鉴。
采用TMS320F2812DSP芯片为控制单元,在无需任何门控器件控制的情况下,利用DSP2812丰富的软件资源实现了等精度测量.根据每个门闸时间内高频标准脉冲的个数与已知被测信号的个数,求得被测信号
该文档详细介绍了数字频率计的设计要求,测量原理,系统地描述了系统方案以及硬件分析,随后分析了电路的工作原理。并对电路的软件设计部分也做了详细的阐述。适合本科生进行参考。
一个课程设计的报告,我也是网上下的,作为参考吧!
基本要求:⊙测量信号:方波⊙测量频率范围:1Hz~9999Hz;10Hz~10KHz⊙显示方式:4位十进制数显示;⊙时基电路由555定时器及分频器组成,555振荡器产生脉冲信号,经分频器分频产生的时基